Back-side bus

Back-side bus (BSB) — шина кеш-пам'яті другого рівня в процесорах з подвійною незалежною шиною (англ. DIB - dual independed bus).

Для зв'язку з контролером пам'яті призначена FSB (front-side bus), що працює як магістральний канал між процесором і чипсетом.

До процесорів на архітектурі DIB відносяться:

  • Intel Pentium Pro — 64-бітна BSB;
  • Intel Pentium II — 64-бітна BSB (зовнішній кеш L2);
  • Intel Pentium III — 64 біт + 8 біт ECC (зовнішній кеш L2) або 256 біт + 32 біт ECC;
  • Intel Pentium 4 — 256 біт + 32 біт ECC;
  • Intel Core — 256 біт + 32 біт ECC;
  • AMD Athlon — 64 біт + 8 біт ECC:
  • AMD Athlon 64 — 128 біт + 16 біт ECC (у процесорів сімейства K8 контролер пам'яті вбудований в процесор, зв'язок з чипсетом здійснюється по шині HyperTransport);

та ін.

Посилання

  • http://www.pcguide.com/ref/cpu/arch/extBackside-c.html [Архівовано 6 лютого 2012 у Wayback Machine.]


{{{alt}}} Це незавершена стаття про апаратне забезпечення.
Ви можете допомогти проєкту, виправивши або дописавши її.
Ця стаття потребує додаткових посилань на джерела для поліпшення її перевірності. Будь ласка, допоможіть удосконалити цю статтю, додавши посилання на надійні (авторитетні) джерела. Зверніться на сторінку обговорення за поясненнями та допоможіть виправити недоліки.
Матеріал без джерел може бути піддано сумніву та вилучено.
(жовтень 2017)
  • п
  • о
  • р
Основні поняття
Процесори
Вбудовані
Ноутбуки
Накопичувачі
Периферія
Універсальні
  • п
  • о
  • р
Архітектура
Архітектура системи команд
Розрядність
Виконання інструкцій
Паралельні обчислення
Багатонитевість
Таксономія Флінна
Типи
Складові
Управління живленням[en]
  • APM
  • ACPI
  • Динамічна зміна частоти[en]
  • Динамічна зміна напруги[en]
  • Clock gating

П:  Портал «Програмування» П:  Портал «Інформаційні технології»